TY - JOUR JF - jnsee JO - VL - 7 IS - 2 PY - 2021 Y1 - 2021/3/01 TI - Survey of using a cascoded inverter as a booster amplifier in a regulated cascode circuit for the low power optical receiver applications for 10Gb/s bit rates using 90nm CMOS technology TT - بررسی استفاده از یک ساختار وارونگر کسکود شده به عنوان تقویت کننده بوستر در یک ساختار کسکود تنظیم شده با تکنولوژی 90 نانومتری CMOS در یک گیرنده مخابراتی نوری کم توان برای نرخ داده 10 گیگابیت بر ثانیه N2 - در این مقاله یک ساختار تقویت کننده امپدانس انتقالی بر پایه ساختارهای RGC با پهنای باند بالا و توان تلفاتی کم برای کار در یک سیستم گیرنده مخابرات نوری، ارائه شده است. در این ساختار، با اضافه کردن ساختار کسکود به یک وارونگر، و بهره بردن از آن به عنوان طبقه تقویت کننده RGC به عنوان یک شبکه فیدبک تمام فعال، خازن غالب ورودی ساختار گیرنده را ایزوله کردیم، و بدین صورت توانستیم با مصرف توان کمتری، به پهنای باند 4/6 گیگاهرتز دست یابیم. همچنین، در این ساختار از یک سلف به صورت فعال استفاده شده است تا با ایجاد رزونانس با خازن بار، پهنای باند مدار را افزایش دهد. بهره گیری از شکل فعال سلف به جای شکل پسیو آن، کاهش مساحت اشغالی بر روی تراشه را به همراه دارد. بدین صورت به دو روش ایزوله کردن خازن غالب ورودی و کاهش اثر خازن بار، توانستیم بدون نیاز به تزریق جریان بالا به مدار، پهنای باند آن را افزایش دهیم. نتایج شبیه سازی عملکرد مناسب مدار در نرخ بیت 10 گیگابیت بر ثانیه را به خوبی نشان می دهند. این مدار، تنها 6/1 میلی وات توان مصرف می کند که پهنای باندی برابر با 4/6 گیگاهرتز و بهره ای برابر با 40 دسی بل اهم را به ارمغان می آورد. SP - 160 EP - 176 AU - Dehghanpour Farashah, Mohammad AU - Pourahmadi, Majid AU - Mirvakili, ali AD - Azad University of Yazd KW - Transimpedance amplifier KW - cascoded inverter KW - regulated cascode amplifier KW - CMOS KW - optical receiver KW - low power KW - wide band UR - http://journals.sut.ac.ir/jnsee/article-1-362-fa.html ER -